[De-Nut-Discussion] Ethernut 2 Schaltplan
Harald Kipp
harald.kipp at egnite.de
Tue Mar 4 17:20:17 CET 2003
Das ist eindeutig ein Fehler in der Zeichnung. Tatsächlich
werden RD\ und WR\ von der CPU sowohl an RAM und CPLD
angeschlossen.
Der LM317 ist etwas alt. Für den LM1086 gibt es inzwischen
mehrere Second Sources und pinkompatibel für höhere Ströme
(LM1084). Außerdem ist der LM1086 ein Low Drop Regler und
ermöglicht einen kleineren Eingangselko bei Versorgung mit
Wechselspannung.
Harald Kipp
At 14:13 04.03.2003 +0100, you wrote:
>Hallo,
>
>>Dank der freundlichen Unterstützung von Louis Beaudoin haben
>>wir den letzten Entwurf nochmals überarbeitet und einen CPLD
>>verwendet. Kommentare sind willkommen, allerdings bleibt
>>nur noch wenig Zeit bis zum Produktionsstart.
>
>Einige Fragen vom ersten fluechtigen druebersehen:
>Woher bekommt der PLD die Signale /RD und /WR um dann
>/RAMRD bzw. /RAMWR zu generieren?
>Warum der LM1086 und nicht ein leichter zu beschaffender LM317?
>
>Gruss
>
>Jens Meyer
>
>
>
>_______________________________________________
>De-Nut-Discussion mailing list
>De-Nut-Discussion at egnite.de
>http://www.egnite.de/mailman/listinfo/de-nut-discussion
More information about the De-Nut-Discussion
mailing list